# 第3章 集成逻辑门

3.1 晶体管的开关特性

3.2 TTL集成逻辑门

3.4 MOS逻辑门

3.5 CMOS电路

用以实现基本逻辑关系的电子电路称为逻辑门电路

常用的逻辑门有与门、或门、非门等本章是全课程的器件基础,介绍基本开关元件的开关特性和最常用的TTL集成逻辑门及CMOS集成逻辑门的工作原理和主要外部特性

# 3.1 晶体管的开关特性

晶体管是电子电路中最常见的半导体器件。 在逻辑门电路中,晶体二极管、三极管及 MOS管都工作在开关状态,利用它们的接通 状态和断开状态或输出低电平和高电平分别 表示二值逻辑的0和1。在电路中,晶体管处 于接通、断开状态时, 以及在两种状态之间 转换时所呈现的特性称为晶体管的开关特性

具有接通或断开电路功能的元件称为开关, 它所具有的伏安特性就是开关特性

晶体二极管是一种开关元件,在一定条件下可以近似当成一个理想开关来分析。但是在 严格的电路分析时或高速开关电路中则不能 当成理想开关

## 理想开关特性



- ❖开关断开时,通过开关的电流 i=0,开关两端点间呈现的的电阻为无穷大
- ❖ 开关闭合时,开关两端的电压为 v=0,开关两端 点间呈现的的电阻为零
- ❖ 开关的接通或断开动作瞬间完成
- ❖ 上述开关特性不受 其它因素(如温度等)影响

晶体二极管的稳态开关特性



当晶体二极管反偏截止时, $i_D = -I_S \neq 0$ ; 正偏导通时, $v_D = V_{th} \approx 0.7V \neq 0$ ; 在截止和导通之间转换时决不可能在瞬间完成;而且 $i_D$ 和 $v_D$ 都还会随温度等环境条件的变化而变化,显然晶体二极管不是理想开关

## 晶体二极管稳态开关特性近似分析



#### 晶体二极管的瞬态开关特性

电路处于瞬变状态下,二极管呈现的特性 称为瞬态开关特性

晶体二极管在导通和截止间转换时,呈现的瞬态开关特性,其内在机理在于二极管的等效势垒电容和结电容的充、放电过程,即电荷的积累和消散过程需要一定时间。常用正向恢复时间和反向恢复时间来表征二极管的开关速度

## 晶体二极管的开关应用

二极管门电路



## 3.1.2 晶体三极管开关特性(BJT)

晶体三极管作为开关元件时,其优点在于具有增益,可以用基极微小信号控制集电极和 发射极间的通、断,并具有一定的带负载能 力

晶体三极管作为开关元件时,电路大多连接 成共发射极组态,总是工作在饱和状态和截 止状态,而放大状态仅仅是一种过渡状态

- 特性曲线分三个部分
- ① 放大区:条件 $V_{CE}>0.7V$ ,  $i_B>0$ ,  $i_C$ 随 $i_B$ 成正比变化, $\Delta i_C=\beta \Delta i_B$ 。
- ② 饱和区:条件 $V_{CE} < 0.7V$ ,  $i_B > 0$ ,  $V_{CE}$  很低,  $\Delta i_C$  随 $\Delta i_B$ 增加变缓, 趋于"饱和"。
- ③ 截止区:条件 $V_{BE} = 0V$ ,  $i_B = 0$ ,  $i_C = 0$ , c—e间"断开"。



## 双极型三极管的基本开关电路



## 晶体三极管的稳态开关特性

| 工 | 作 状 态   | 截止                                                         | 饱和                                                                                                                                                                               |
|---|---------|------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 条 | 偏置      | $v_{\rm BE} \leq 0.5 V, v_{\rm B} < v_{\rm C}$             | $v_{\rm BE} \ge 0.7 V, v_{\rm B} > v_{\rm C}$                                                                                                                                    |
| 件 | 基极电流    | $i_{ m B} pprox 0$                                         | $i_{ m B} \geq I_{ m BS} = rac{V_{\scriptscriptstyle CC} - V_{\scriptscriptstyle CE(Sat)}}{eta R_{\scriptscriptstyle C}}$                                                       |
| 特 | 集电极电流   | $i_{ m C} \approx 0$                                       | $i_{\mathrm{C}} = rac{V_{\scriptscriptstyle CC} - V_{\scriptscriptstyle CE(Sat)}}{R_{\scriptscriptstyle C}} pprox \; rac{V_{\scriptscriptstyle CC}}{R_{\scriptscriptstyle C}}$ |
|   | C-E间压降  | $v_{\mathrm{O}} = v_{\mathrm{CE}} \approx V_{\mathrm{CC}}$ | $v_{\rm O} = v_{\rm CE(Sat)} \approx 0.3 V$                                                                                                                                      |
|   | B-C 结状态 | 反 偏                                                        | 正偏                                                                                                                                                                               |
| 点 | B-E 结状态 | 反 偏                                                        | 正偏                                                                                                                                                                               |
|   | C-E间电阻  | 很大                                                         | 很 小                                                                                                                                                                              |

## 三极管的开关等效电路

截止状态





### 晶体三极管的瞬态开关特性

晶体三极管在饱和状态与截止状态之间转换时呈现的开关特性称为瞬态开关特性

晶体三极管从截止状态转向饱和状态所需时间称为开通时间 $t_{on}$  (包括延迟时间 $t_{d}$ 和上升时间 $t_{r}$ ); 从饱和状态转向截止状态所需时间称为关断时间 $t_{off}$  (包括存储时间 $t_{s}$ 和下降时间 $t_{f}$ )

#### 动态开关特性



从二极管已知,PN 结存在电容效应。

在饱和与截止两个 状态之间转换时, $i_{C}$ 的变化将滞后于  $V_{I}$ ,则 $V_{O}$ 的变化也 滞后于 $V_{I}$ 。

## 晶体三极管的开关应用

三极管的基本开关电路就是非门



## 晶体三极管的开关应用

晶体三极管反相器正常工作条件 设输入高、低电平分别是公和公则 截止条件是:

$$v_{BE} = V_L - \frac{V_L + V_{BB}}{R_1 + R_2} \cdot R_1 \leq 0$$

饱和条件是:
$$i_{B} = i_{1} - i_{2} \ge I_{BS} = \frac{V_{CC} - 0.7}{\beta R_{C}}$$

$$i_1 = \frac{V_H - 0.7}{R_1}$$
  $i_2 = \frac{0.7 + V_{BB}}{R_2}$ 

# 3.2 TTL集成逻辑门

# TTL(Transistor-Transistor Logic)

即晶体管一晶体管逻辑电路,数字电路中一类最常见的双极型集成逻辑门。

常见的TTL门电路系列有:

- ❖标准通用系列 CT54/74××系列
- ❖高速系列 CT54H/74H××系列
- ❖肖特基系列 CT54S/74S××系列
- ❖低耗肖特基系 CT54LS/74LS××系列
- 54系列(军用): 电源电压 (5±0.5)V, 使用环境温度范围-55℃~+125℃
- 74系列(民用): 电源电压 (5±0.25)V, 使用 环境温度范围 0℃~+70℃

TTL门电路的标称

逻辑高电平是3.6V

逻辑低电平是0.3V



## TTL与非门CT5410/7410的特点



推拉式输出级有助于提高开关速度和增强电路带负载能力

## A、B、C中至少有一个为低电平时



## TTL 与非门CT5410/7410工作原理

A、B、C中至少有一个为低电平(0.3V)时  $v_{\rm I}=0.3V \rightarrow v_{\rm B1}=1V \rightarrow T_1$  深饱和  $\rightarrow v_{\rm CES1}\approx 0.1V$  $[i_{\rm B1} = (5-1) \div 4k = 1mA \gg I_{\rm BS}]$  $\rightarrow v_{C1} = 0.4V \rightarrow T_2$  截止 $\rightarrow T_4$  截止  $\rightarrow T_3$  、  $D_4$ 导通  $\rightarrow v_0 = V_{CC} - i_{B3} R_2 - v_{BE3} - v_{D4}$  $\approx 5 - 0 - 0.7 - 0.7$  $=3.6V = V_{OH}$ 

### A、B、C全部为高电平时



## TTL 与非门CT5410/7410工作原理

$$A$$
、 $B$ 、 $C$ 全部为高电平(3.6V)时  $v_{\rm I}=3.6V \rightarrow v_{\rm B1}=2.1V \rightarrow T_1$  倒置  $\rightarrow v_{\rm C1}=v_{\rm B2}=1.4V$  [ $v_{\rm B1}=v_{\rm BC1}+v_{\rm BE2}+v_{\rm BE4}=0.7+0.7+0.7=2.1V$ ]  $\rightarrow T_2$  饱和  $\rightarrow v_{\rm E2}\approx 0.7V$ ,  $v_{\rm CES2}\approx 0.3V$   $\rightarrow v_{\rm C2}=0.7+0.3=1V \rightarrow T_3$ 、 $D_4$ 截止  $\rightarrow v_{\rm B4}=v_{\rm E2}\approx 0.7V \rightarrow T_4$  饱和  $\rightarrow v_{\rm o}=v_{\rm CES4}\approx 0.3V=V_{\rm OL}$ 

## TTL 与非门CT5410/7410的逻辑功能

根据分析不难列出电路的真值表,并得出结论:该电路输入见"0"出"1",输入全"1"出"0",其逻辑功能是  $Y = \overline{A \cdot B \cdot C}$ 

与非门的逻辑符号是



| A | В | C | Y |
|---|---|---|---|
| 0 | 0 | 0 | 1 |
| 0 | 0 | 1 | 1 |
| 0 | 1 | 0 | 1 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 1 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 0 |

TTL与非门的主要外部特性包括 电压传输特性:输入、输出电压之间关系 输入特性:输入电压与输入电流之间关系 输出特性:输出电压与输出电流之间关系 电源特性:平均功耗 传输延迟特性:动态特性

通过讨论这些外部特性,进而了解它们的 技术参数,帮助我们更好地使用数字集成电 路

## 电压传输特性



## 电压传输特性

关于噪声容限



## 输入特性(输入伏安特性)



当输入端对地短路时,从输入端流出的电流称为输入短路电流 $I_{IS}$ 

当输入高电平时流入输入端的电流称为输入漏电流  $I_{\text{IH}} \approx 40 \mu A$ 

## 输入特性(输入负载特性)



## 输入特性(输入负载特性)

与非门的输入端外接接地电阻 $R_i$ 时,由于 $T_1$ 管发 射极电流在电阻R<sub>i</sub>上产生的电压降等效这个输入端 的输入电压,该电压直接影响与非门的输出状态。 根据分析,这个电压的数值决定于电阻 $R_i$ 的大小, 且最大值为1.4V,可以计算出,当 $R_i$ 小于某个数值 时,产生的电压很小,相当于输入逻辑0,当 $R_i$ 大于 某个数值时,产生的电压为1.4V,相当于输入逻辑1, 显然, $R_i$ 决定与非门的状态

## 输入特性(输入负载特性)

由此引出一个TTL门电路多余输入端的正确处理方法问题:

为避免干扰多余输入端一般不应悬空,若悬空则相当于外接无穷大电阻;

为保证门电路的逻辑功能正确,多余输入端可接适当电平、与在用输入端并联使用;

当需要外接电阻时,应当注意到电阻 $R_i$ 对门电路工作状态的影响: 当 $R_i \ge 3.2$ k $\Omega$  (开门电阻 $R_{on}$ )时,相当于输入逻辑1; 当 $R_i \le 910\Omega$  (关门电阻 $R_{off}$ )时,相当于输入逻辑0

## TTL与非门外接电阻Ri对电路工作的影响



将TTL与非门换成TTL或非门,其输出又如何?

## TTL与非门外接电阻Ri对电路工作的影响



将TTL与非门换成TTL或非门,电阻在输入端的等效作用没变,但输出变了



扇出系数 $N_0$ : 输出端最多能带同类门的个数,它规定了TTL与非门的最大负载容限

$$N_O = \left| \frac{I_{O \max}}{I_{IS}} \right|$$

## 平均延迟时间



平均延迟时间反映了TTL门的瞬态开关特性,主要说明了它的工作速度

## 电源特性

电路处于稳定开态时的空载导通功耗

$$P_{L}=I_{EL}V_{CC}=(i_{RI}+i_{R2})V_{CC}$$
  
电路处于稳定关态时的空载截止功耗

$$P_{\rm H} = I_{\rm EH} V_{\rm CC} = i_{RI} V_{\rm CC}$$
与非门的空载平均功耗

$$P = (P_{\rm H} + P_{\rm L})/2$$

电路从开态向关态转换时, $T_1$ 、 $T_2$ 、 $T_3$ 、 $D_4$ 、 $T_4$  同时处于导通的瞬间, $R_1$ 、 $R_2$ 、 $R_4$ 上均流过电流,电流出现瞬时峰值,使电源在一个工作周期中的平均功耗增加

## TTL与非门的主要参数





## 集电极开路与非门(OCIT)



## 集电极开路与非门(OC门)

如果把两个推拉式输出结构TTL门电路的输出端直接相连,将可能破坏正确输出逻辑,甚至损坏门电路





## 集电极开路与非门(OC门)的应用



OC门实现线与

$$Y = \overline{AB} \cdot \overline{CD} \cdot \overline{EF}$$
$$= \overline{AB + CD + EF}$$

除此之外,OC门常常 用于驱动高电压、大 电流负载



## 三态输出门(TSL)的应用



## 三态输出门(TSL)的应用

模拟开关



为什么这些应用 中三态门的输出端 可以连接在一起?

这些三态门分别受使 能端控制信号控制,根 本不在同一时间工作!

## 3.2.4 其它系列TTL门电路

TTL门电路的改进系列:高速系列、肖特基系列、低耗肖特基系列(自学)

改进系列是针对"提高工作速度"和

"降低功耗"而出现的。但是,在电路中

"提高工作速度"和"降低功耗"往往是矛盾的,所以常用功耗和传输延迟时间的乘积来综合评价器件的性能,简称功耗一延迟积或pd积。

TTL各系列器件主要性能比较

|              | CT54/74 | CT54H/74H | CT54S/74S | CT54LS/74LS |  |  |  |  |
|--------------|---------|-----------|-----------|-------------|--|--|--|--|
| 平均延迟时间(ns/门) | 10      | 6         | 3         | 9.5         |  |  |  |  |
| 平均功耗(mW/门)   | 10      | 22        | 19        | 2           |  |  |  |  |
| 最高工作频率(MHz)  | 35      | 50        | 125       | 45          |  |  |  |  |

# 3.3 发射极耦合逻辑(ECL)门 与集成注入逻辑(I<sup>2</sup>L)电路 (自学)

# ECL(Emitter Coupled Logic)

发射极耦合逻辑门电路,双极型集成逻辑门,一种非饱和型的高速逻辑门电路

# I<sup>2</sup>L(Integrated Injection Logic)

集成注入逻辑电路,双极型集成逻辑器件, 一种低功耗双极型器件

# 3.4 MOS逻辑门

以金属氧化物半导体(MOS)场效应晶体管(FET)为基础的数字集成电路就是 MOS 逻辑门。 MOS 逻辑门是数字集成电路中另一类最常见的器件。

MOS(Metal Oxide Semiconductor)
FET(Field Effect Transistor)

## 3.4.1 MOS晶体管(复习)

MOS晶体管的类型和电路符号: N沟道增强型、耗尽型、P沟道增强型、耗尽型、P沟道增强型、耗尽型

三个电极:源极S、漏极D和栅极G

开启电压:  $V_{\rm GS(th)N}$ 、 $V_{\rm GS(th)P}$ 

夹断电压:  $V_{\mathrm{GS(off)N}}$ 、 $V_{\mathrm{GS(off)P}}$ 

输出特性

三个工作区:截止区、饱和区、非饱和区



3-53

#### 3.4.1 MOS晶体管(复习)



N沟道增强型MOS管

## MOS管的基本开关电路



## 3.4.2 MOS反相器和门电路

反相器是MOS门电路的基本单元,可分为:

- ❖电阻负载MOS反相器,用线性电阻作为负载
- ❖ E/E MOS反相器,输入管和负载都采用同种沟道增强型MOS晶体管,即增强一增强型反相器
- ❖E/D MOS反相器,输入管为增强型MOS晶体管, 负载为同种沟道耗尽型MOS晶体管,即增强一耗尽 型MOS反相器
- ❖CMOS(Complementary MOS) 反相器,输入管和负载管为不同种沟道的MOS管,即互补型MOS反相器

#### 3.4.2 MOS反相器和门电路



在反相器的基础上可以组合构成各种逻辑功能的MOS门电路

# 3.5 CMOS门电路

CMOS (Complementary Metal Oxide Semiconductor)

以增强型P沟道MOS管和增强型N沟 道MOS管串联互补(反相器)和并联互补 (传输门)为基本组件构成CMOS集成门 电路。

## 3.5.1 CMOS反相器的工作原理

#### 3.5.1 CMOS反相器的工作原理



根据分析可见电路具有反相器的功能

## 电压传输特性和电流传输特性



#### 特点:

静态功耗极低 抗干扰能力强 电源利用率高 输入阻抗高 扇出系数大

## 输入特性

在CMOS 电路的输入端都加有二极管保护电路,可以避免MOS管在正或负尖峰脉冲作用下被击穿。保护电路决定了CMOS反相器的输入特性



## 输出特性



## 电源特性

在静态工作下,CMOS反相器中的 $T_P$ 和 $T_N$ 总有一个截止,截止时的漏电流及其微小,因此消耗的电源功耗可以忽略不计。保护二极管的反向漏电流却比MOS管的截止漏电流大许多,而成为静态电流的主要部分

CMOS反相器的 $T_P$ 和 $T_N$ 短时间同时饱和导通时动态功耗比静态功耗大得多。因此,功耗主要决定于动态功耗,尤其是工作频率较高时更为突出。当然,动态功耗还包括状态转换时,对负载电容充、放电所消耗的功率

## 3.5.3 CMOS传输门

P沟道和N沟道增强型MOS管并联互补组成





C=0, $\overline{C}=V_{\mathrm{DD}}$ 时,两管同时截止,传输门截止  $C=V_{\mathrm{DD}}$ , $\overline{C}=0$ 时, $0\leq v_{\mathrm{I}}\leq V_{\mathrm{DD}}-V_{\mathrm{GS(th)N}}$   $T_{\mathrm{N}}$ 管导通  $V_{\mathrm{GS(th)P}}\mid \leq v_{\mathrm{I}}\leq V_{\mathrm{DD}}$   $T_{\mathrm{P}}$ 管导通

可见当 0≤v<sub>I</sub>≤V<sub>DD</sub>

# 3.5.4 CMOS逻辑门 CMOS与非门和或非门 $V_{ m DD}$ $T_4$

## 带缓冲级的CMOS与非门

设每管的导通电阻是 $R_{\text{on}}$ ,与非门的输出电阻是 $R_{\text{O}}$ 则当:

$$R_{\rm O} = R_{\rm on3} // R_{\rm on4} = R_{\rm on}/2$$

$$R_{\rm O} = R_{\rm on4} = R_{\rm on}$$

$$R_{\rm O} = R_{\rm on3} = R_{\rm on}$$

$$R_{\rm O} = R_{\rm on1} + R_{\rm on2} = 2R_{\rm on}$$

显然,输出电阻在不同的输入

下有四倍之差



## 带缓冲级的CMOS与非门



## CMOS三态门





## CMOS三态门和CMOS漏极开路门



## CMOS逻辑门主要系列

## CD4000系列(CD4000,MC14000等) 54HC/74HC系列(MC 54HC/74HC)

#### CMOS门性能

| 系列          | 电源电压 | 传输延迟 | 边沿时间 | 最高工作    |
|-------------|------|------|------|---------|
| 系列          | (V)  | (nS) | (nS) | 频率(MHz) |
| CC4000系列    | 3~18 | 90   | 80   | 3       |
| 54HC/74HC系列 | 2~6  | 9    | 6    | 26      |

## CMOS器件使用注意

- 1.器件存放、拿取、运输、装配、调试时应当采取必要的静电防护措施,输入端不允许悬空
- 2. 电路加必要的过流保护
- 3.防止锁定效应(CMOS制作保护二极管时形成的寄生三极管,构成反馈电路使电流迅速增大到最大值,只能切断电源才能制止,称为锁定效应或可控硅效应)

#### 各类数字集成电路主要性能比较

| 电路类型  |                         | 电源<br>电压<br>电压<br>(V)<br>(nS) | 静态<br>功耗<br>(mW) | 功耗一延和       | 直流<br>容限    | 噪声<br>&(V) | 输出<br>逻辑<br>摆幅<br>(V) |     |
|-------|-------------------------|-------------------------------|------------------|-------------|-------------|------------|-----------------------|-----|
|       | 迟积<br>(pJ)              |                               |                  | $V_{ m NL}$ | $V_{ m NH}$ |            |                       |     |
| TTI   | CT54/74                 | +5                            | 10               | 15          | 150         | 1.2        | 2.2                   | 3.5 |
|       | CT54LS/74LS             | +5                            | 7.5              | 2           | 15          | 0.4        | 0.5                   | 3.5 |
|       | HTL                     | +15                           | 85               | 30          | 2550        | 7          | 7.5                   | 13  |
| ECL - | CE10K系列                 | -5.2                          | 2                | 25          | 50          | 0.135      | 0.125                 | 0.8 |
|       | CE100K系列                | -4.5                          | 0.75             | 40          | 30          | 0.135      | 0.13                  | 0.8 |
| СМО   | $V_{\mathrm{DD}} = 5V$  | +5                            | 45               | 0.005       | 0.255       | 2.2        | 3.4                   | 5   |
| S     | $V_{\mathrm{DD}} = 15V$ | +15                           | 12               | 0.015       | 0.180       | 6.5        | 9.0                   | 15  |
|       | 5速CMOS                  | +5                            | 8                | 0.001       | 0.008       | 1.0        | 1.5                   | 5   |
|       |                         |                               |                  |             |             |            |                       |     |

**END**